MT6771 datasheet/规格书资料:
MT6771_LTE-A_Smartphone_Application_Processor_Technical_Brief
每个规格书资料里,首先进入眼帘的我想应该是关于芯片的基础介绍,然后是芯片特点、功能参数等等。下面看看具体资料内容。(只有部分,完整资料,到一牛网论坛)
MT6771处理器:
MT6771具有集成的蓝牙、fm、wlan和gps模块,是一个高度集成的基带平台,包括调制解调器和应用处理子系统,启用LTE/LTE-A和C2K智能手机应用程序。该芯片集成了ARM Cortex-A73操作系统,最高可达2.0GHz的ARM Cortex-A53以及功能强大的多标准视频编解码器。加法该系统包括一套广泛的接口和连接外围设备,用于与摄像机、触摸屏显示器和UFS/MMC/SD卡的接口。
该应用程序处理器是一个多核ARM Cortex-A73,ARM Cortex-A53 MPCoreTM,配备了霓虹灯引擎,提供了支持最新OpenOS所需的处理能力及其要求。应用程序,如网页浏览,电子邮件,GPS导航和游戏。所有这些都是在高分辨率触摸屏显示,图形增强了2D和3D图形加速。
MT6771还体现了无线通信设备,包括WLAN、蓝牙和GPS。四先进的无线电技术集成到一个单一的芯片,MT6771提供最好的和最多的CON业界简易的连接解决方案。
MT6771平台特征:
General:
Smartphone, two MCU subsystems architecture
Supports eMMC/uFS boot
Supports LPDDR3
Supports LPDDR4X
AP MCU subsystem:
Quad-core ARM® 2.0GHz Cortex-A73 MPCoreTM with 64KB L1 I-cache, 64KB L1 D-cache and 1MB unified L2 cache
Quad-core ARM® 2.0GHz Cortex-A53 MPCoreTM with 32KB L1 I-cache, 32KB L1 D-cache and 1MB unified L2 cache
NEON multimedia processing engine with SIMDv2/VFPv4 ISA support
DVFS technology with adaptive operating voltage from 0.6V to 0.95V
MD MCU subsystem
Imagination MIPS32® InterAptive processor with max. 864MHz operation frequency
High-performance multi-core and multithread processor architecture (two cores and two threads)
32KB L1 I-cache and 32KB L1 D-cache per core
384KB SPRAM (Scratchpad memory, Two-Core’s ISPRAM and DSPRAM)
256KB L2 Cache (share L2 cache for two cores)
High-performance AXI bus Interfaces
Power management for clock gating control
FD216 DSP for running GSM modem with max. 312MHz operation frequency
Pin Description:
Ball Map View
···································································等等
本文资料转载自http://bbs.16rd.com/thread-458889-1-1.html
免责声明:本站发布的内容(图片、视频和文字)以原创、转载和分享为主,文章观点不代表本网站立场,如果涉及侵权请联系站长邮箱:is@yisu.com进行举报,并提供相关证据,一经查实,将立刻删除涉嫌侵权内容。